Mit einem einfachen NOT-Gatter verhinderst du das R und S gleichzeitig auf 1 schalten. Der Schaltplan zeigt dir dies. Nun ist das Signal auf dem ehemaligen R Eingang immer entgegengesetzt zu dem S Eingang und du behältst einen einzigen Eingang übrig, den sogenannten D-Eingang (für "DATA").
![]() Schaltplan D-Flip-Flop (Latch). |
![]() Schaltzeichen D-Flip-Flop (Latch). |
Führe dir nun noch einmal die Wahrheitstabelle für das RS-Flip-Flop aus dem Experiment 3 vor Augen. Mit dem D-Flip-Flop verhinderst du nicht alleine den nicht definierten Zustand (R=1, S=1), sondern auch den Zustand in dem das letzte Ergebnis gespeichert wurde (R=0, S=0).
![]() Schaltung eines D-Flip-Flop. (Vergrößern) |
Tatsächlich hat das D-Flip-Flop sein Gedächtnis verloren. Q folgt immer D! Das D-Flip-Flop ist streng genommen kein Flip-Flop (oder Latch). Überzeuge dich mit der gezeigten Schaltung. Im nächsten Experiment gibst du der Schaltung ihr Gedächtnis zurück. |